Cu toate că, „viitoarele familii PIC64 vor include dispozitive bazate pe RISC-V sau Arhitecturi ARM”, a spus compania.
PIC64-HPSC este numele de familie al procesoare spațiale, care au ieșit dintr-un acord din 2022 cu NASA pentru a dezvolta „un procesor de calcul spațial de înaltă performanță [HPSC] care ar putea oferi de cel puțin 100 de ori capacitatea de calcul a calculatoarelor curente curente curente”, a spus Microchip.
Compania a licențiat nucleele X280 pe 64 de biți ale lui Sifive pentru această familie HPSC, care va rula până la 1GHz pentru a livra 26.000 de MMIP -uri.
A inclus hardware de procesare vectorială pentru a accelera inteligența artificială și învățarea automată în tonul 2TOP/S de aritmetică INT8 sau 1TFLOP/S de BFloat16.
În plus, se află un nucleu de monitorizare a sistemului Sifive S7 de 64 de biți.
„PIC64-HPSC RH în gradiație este conceput pentru a oferi misiunilor autonome puterea de procesare locală pentru a executa sarcini în timp real, cum ar fi evitarea pericolului Rover pe suprafața lunii, permițând totodată misiuni de durată de lungă durată, precum Marte Expeditions care necesită necesitateConsumul extrem de scăzut, în timp ce rezistă la condiții de spațiu dure ”, potrivit Microchip.„Pentru sectorul spațial comercial, PIC64-HPSC RT tolerant la radiații este conceput pentru a răspunde nevoilor constelațiilor de orbită cu pământ scăzut, unde furnizorii de sistem trebuie să acorde prioritate costurilor peste longevitate, oferind totodată toleranță la erori, care este vitală pentruFiabilitatea serviciului de ceas și securitatea cibernetică a activelor spațiale. ”
Pentru procesarea de înaltă rentabilitate, este acceptată operația de funcționare a blocului dual-core (diagrama de mai sus) și hardware -ul de virtualizare Worldguard de la Sifive este implementat pentru izolarea codului și protecția datelor.
Microchip descrie securitatea sa încorporată drept „grad de apărare” și a spus că IC „implementează securitatea de apărare în profunzime cu suport pentru criptografia post-Quantum și caracteristicile anti-tamper”.
Pentru transferul de date, jetoanele vor avea PCIE Gen 3 și CXL (COMPUTE Express Link) 2.0 cu configurații X4 sau X8, porturi de fir spațiale compatibile cu RMAP cu routere interne și un comutator Ethernet de 240gbit/s TSN (rețea sensibil la timp) pentru 10 GitEthernet.
RDMA (Acces de memorie directă la distanță) peste Ethernet converged (ROCEV2) este hardware accelerat pentru transferul cu latență scăzută de la senzori de la distanță.
Procesoarele RISC-V din Quad-V industrial sunt numite familia PIC64GX și vizează aplicații în timp real, cum ar fi viziunea încorporată și învățarea automată.
Acestea vor fi disponibile în ambalaje care sunt compatibile cu FPGA-urile Polarfire existente ale companiei.
Microchip a ales Core U54 al Sifive și evaluează ICS la 5.000DMIPS.Nu a inclus hardware vector, dar a inclus accelerația sigură de pornire și cripto.
Monitorizarea sistemului este asigurată de un nucleu Sifive E51 de 64 de biți în locul S7 al procesorului spațial.
Clusterul principal poate fi împărțit, cu unele nuclee setate pentru execuția deterministă în timp real, în timp ce celelalte sunt configurate pentru procesarea de aplicații Linux cele mai rapide.
GX1000 este primul IC din această familie, din cauza eșantionului din această lună, urmat în martie anul viitor de GX1100, care va fi o versiune sporită cu hardware AI Inferencing.
Suportul pentru dezvoltare va proveni din hardware și software, inclusiv „kitul de evaluare a curiozității Pic64GX” și, pentru utilizatorii codului Microsoft Visual Studio, „Extensii MPLAB pentru codul VS”.
„MPU-urile PIC64 sunt, de asemenea, acceptate de distribuții Linux4Microchip și Linux, precum Canonical Ubuntu, proiectul YOCTO și Buildroot cu sprijinul pentru Zephyr RTOS și Stacks Software Associated”, a spus Microchip, adăugând că procesoarele spațiale PIC64-HPSC vor „fi susținute de un spațiu-Ecosistem de grad care cuprinde computere cu o singură bord, cu o singură bord și o comunitate de parteneri software.Membrii timpurii sunt Sifive, Moog, Ideas-Tek, Ibeos, 3D Plus, Micropac, Wind River, Linux Foundation, RTEMS, Xen, Lauterbach și Entrust ”.
Hardware-ul de evaluare PIC64-HPSC este dezvoltat, iar eșantioanele ICS vor fi expediate companiilor selectate în primul trimestru anul viitor.
Ce procese de fabricație a ales microchipul pentru primele sale procesoare pe 64 de biți?
„PIC64GX se află la 28nm de UMC, iar PIC64-HPSC este fabricat folosind nodul de proces 12NM 12LP GlobalFoundries, care încorporează tehnologia Finfet”, directorul de marketing Microchip Venki Narayanan (dreapta) a spus Electronics Weekly.„GlobalFoundries” este un fabric de pe mal, acreditat de guvernul SUA. ”
Procesorul octa-core îl va reduce pe pământ?
„Puteți anticipa Microchip să extindă portofoliul PIC64 pentru a include dispozitive PIC64 terestre cu octa-core în viitor”, a spus Narayanan.
Mai multe se vor dezvălui despre procesoarele spațiale săptămâna viitoare la Conferința IEEE Space Compute din Mountain View (15-19 iulie 2024).